Puce ASIC RSD conçue à l'aide de la PI d'APsystems avec topologie de redondance Conception SoC hautement intégrée sur une puce pour un nombre minimal de composants. Pas de conversion de puissance DC:DC pour l'énergie solaire. Par conséquent, un MTBF beaucoup plus élevé par rapport aux systèmes basés sur des optimiseurs.
Période de fonctionnement quotidienne du module plus longue (15 à 30 minutes) grâce à sa faible tension de fonctionnement minimale (8V) N'interfère pas avec les algorithmes globaux de suivi MPP et les algorithmes d'atténuation de l'ombre, par exemple SMA ShadeFix Très faible consommation d'énergie
Élimine les déclenchements intempestifs de l'AFCI, approuvé et testé par SMA et Fronius La densité spectrale du bruit RSD-S-PLC est éloignée (isolée) des modèles de bruit AFCI typiques